## **Computer Architecture Lab**

## Report #4 Implementing SRAM Controller

By: Edris Nasihatkon , Alireza Yazdanpanah

## Lab partners

Ahmad Hassani 810194302

Nooshin Taghavi 810194289

در قسمت های قبلی، ماژول memory از جنس register بود که با توجه به ابعاد حافظه، این کار غیر معقول به نظر می آید. در این فاز، از SRAM موجود در FPGA استفاده میکنیم. عملیات خواندن و نوشتن حافظه ی SRAM بر روی بورد DE2 با استفاده کلاک 50مگاهر تز، در یک کلاک انجام میگیرد. اما در پردازنده های واقعی که از کلاک سریعتر با فرکانس بیشتر استفاده میشود، نیاز به تعداد کلاک بیشتر برای خواندن و نوشتن از SRAM نیاز است. یه همین دلیل، در این فاز از پروژه، 5 کلاک را برای خواندن و نوشتن از SRAM اختصاص میدهیم تا چالشی که در پردازنده های دیگر وجود دارد را حل کنیم. چالش دیگری که با آن روبه رو هستیم، این است که داده های ما 32 بیتی هستند و در حالی که حافظه بورد DE2، 16، DE2 بیتی است.

برای حل این چالش ها، باید به این نکات دقت کنیم که او لا وقتی در حال نوشتن یا خواندن از SRAM هستیم، باید استیج های قبلی را به 2 داده 16 بیتی تقسیم کرده و در 2 آدرس از خانه حافظه بنویسیم یا بخوانیم. 16 بیت کم ارزش در خانه اول و 16 بیت پرارزش در خانه بعدی آن.

برای این کار، یک ماژول SRAM (کنترلری برای حافظه) درون استیج MEM اضافه میکنیم که با توجه به سیگنال هایی که دریافت میکند، تشخیص دهد که خواندن یا نوشتن درون SRAM نیاز است. با توجه به آنها، سیگنال هایی که SRAM به آن نیاز دارد که مقدار دهی کرده و به ماژول SRAM بدهد. سپس جوابی که از SRAM دریافت میکند را (مثلاً داده خوانده شده) به صورتی که میخواهیم (یک داده 32 بیتی) به ما تحویل دهد.

حافظه 5 سیگنال 1 بیتی دارد. SRAM\_CE\_N ،SRAM\_WE\_N ،SRAM\_LB\_N ،SRAM\_UB\_N و SRAM\_OE\_N هم نشان میدهد که SRAM\_WE\_N هم نشان میدهد که باید عمل نوشتن انجام دهیم یا نه و به صورت active-low میباشد. (write\_enable)

حافظه یک ورودی 18بیتی SRAM\_ADDR به عنوان آدرس و یک سیم دوطرفه(inout) 16 بیتی SRAM\_DQ به عنوان داده خوانده شده یا داده ای که باید ذخیره شود نیز میگیرد.

در این ماژول یک شمارنده 3 بیتی میگیریم تا از 0 تا 5 بشمارد تا بفهمیم در چندمین کلاک از خواندن یا نوشتن هستیم. اگر درحال خواندن باشیم، در کلاک اول، آدرس اول که حاوی 16بیت کم ارزش را میخوانیم و در کلاک بعدی، 16 بیت مربوط به آدرس بعدی آن را میخوانیم. این دو را بهم چسبانده و یک دیتا 32بیتی روی پورت خروجی (readData) قرار میدهیم. 3 کلاک دیگر صبر میکنیم و سپس سیگنال pause که به عنوان freeze استفاده میشود را 0 میکنیم.

اگر در حال نوشتن باشیم، در کلاک اول، 16 بیت کم ارزش را روی پورت SRAM\_DQ گذاشته. آدرس خانه ای که میخواهیم ذخیره شود را روی SRAM\_ADDR قرار میدهیم. سیگنال SRAM\_WE\_N را 0 میکنیم. پس 16 بیت دیتا در آن خانه نوشته میشود. در کلاک بعدی، 16 بیت پرارزش را در خانه بعدی مانند بالا قرار میدهیم. 3 کلاک صبر کرده و سیگنال pause را برمیداریم (0 میکنیم)

آدرس ورودی از برنامه هم اینگونه تبدیل به آدرس SRAM میشود: اول 1024 واحد از آن کم میشود. چون 4 تا 4 تا زیاد میشد، 2 رقم آخر آن را برمیداریم. سپس در انتهای آن، اگر آدرس 16بیت کم ارزش را بخواهیم (خانه اول)، 0 و اگر آدرس 16بیت پرارزش دیتا را بخواهیم، 1 اضافه میکنیم. 18 بیت اول آن را میگیریم و به SRAM میدهیم. اینگونه آدرس دریافتی را به آدرس قابل استفاده بر ای SRAM تبدیل میکنیم.

چون خواندن و نوشتن در 5 کلاک صورت میگیرد، وقتی کلاک کمتر از 5 باشد، باید سیگنال freeze به استیج های قبلی داده شود و در کلاک 5ام، آن را برداریم.



شكل 1 – نتايج كاميايل و سنتز

| log: 2018/12/18 09:23:03 #0 |       |                              |             |         |                                        |       |        |      |             |                |        |        |       |           |     |     |
|-----------------------------|-------|------------------------------|-------------|---------|----------------------------------------|-------|--------|------|-------------|----------------|--------|--------|-------|-----------|-----|-----|
| Node                        |       |                              | 0 Segment   | 0       |                                        |       |        |      |             |                |        |        |       |           |     | 1   |
| Туре                        | Alias | Name                         | 12 Value 13 | -64 -32 | 0                                      | 32 64 | 96 128 | 160  | 192         | 224 256        | 288    | 320    | 352   | 384       | 416 | 448 |
| in.                         |       | SW[0]                        | 0           |         |                                        |       |        |      |             |                |        |        |       |           |     |     |
| <b>S</b>                    |       | ⊞IF:_IFIPC                   | 48          | 0       | )(()(()()()()()()()()()()()()()()()()( |       | 156    | 156  | 156)     15 | 6)         156 | 156    |        |       |           |     |     |
| <b>B</b>                    |       | ± ··ile:_regFile reg_file[0] | 0           |         |                                        |       |        |      | 0           |                |        |        |       |           |     |     |
| <b>B</b>                    |       | ± ·ile:_regFile reg_file[1]  | 1546        | 1       |                                        | 1024  | X      |      | 3           |                | )      |        |       | 1024      |     |     |
| <b>B</b>                    |       | ± ·ile:_regFile reg_file[2]  | 1546        | 2       |                                        | 1546  | . 0    |      | 1           |                | 2 (3)  |        |       | -1546     |     |     |
| <b>B</b>                    |       | ± ·ile:_regFile reg_file[3]  | -1546       | 3       |                                        | -1546 | ( 1 )  | 2    | 3) 1 ) ;    | 2 (3) 1        | 2 3    | X      |       | 2         |     |     |
| <b>B</b>                    |       | ± ·ile:_regFile reg_file[4]  | 2           | 4       | X                                      | 2     | X      |      | 1024        |                |        |        |       | -77086790 |     |     |
| <b>B</b>                    |       | ± ··ile:_regFile reg_file[5] | 0           | 5       | X 1 6                                  | 1546  | 1546   | I    | 2           | 1546 2         | Υ      |        | 154   | 6         |     |     |
| <b>B</b>                    |       | ± ·ile:_regFile reg_file[6]  | 1545        | 6       |                                        | 1545  | X      | 1546 | -1546       | 2 .            | 1546   | 2      |       | 1545      |     |     |
| <b>B</b>                    |       | ± ··ile:_regFile reg_file[7] | 7           | 7       |                                        | Х     |        |      |             | 0              |        |        |       |           |     |     |
| <b>B</b>                    |       | ± ··ile:_regFile reg_file[8] | - 8         | 8       |                                        | ( 0   | 1028   | 1032 | (1028       | 1032   1028    | Ж .    | 1032   |       | 0         |     |     |
| <b>B</b>                    |       | ± ··ile:_regFile reg_file[9] | 9           | 9       |                                        | -387  | (2)(   | 2 () | 2 ((0) 2    | ()(0)(2)()     | ) 2 () | 0      |       | -3        | 87  | =   |
| 5                           |       | EM SRAM:_SRAM pause          | 0           |         |                                        |       |        |      |             | <b>┐</b> ⊓┌    |        | תתתחחו | חחחחח |           |     |     |
|                             |       |                              |             |         |                                        |       |        |      |             |                |        |        |       |           |     |     |

Signal Tap – 2 شکل

| CPI (Clock per Ins) | Total Logic<br>Element | Total<br>Combinational<br>Functions | Dedicated Logic<br>Registers | Runtime   |  |
|---------------------|------------------------|-------------------------------------|------------------------------|-----------|--|
| 5.85                | 8887<br>27%            | 4482<br>13%                         | <u>7294</u><br>22%           | 363 Clock |  |

همانطور که انتظار میرود، زمان اجرای برنامه حدوداً دوبرابر شده(از 164 به 363) زیرا قبل آن دستورات store و load یک کلاک طول میکشید ولی الان 5 کلاک طول میکشد که باعث میشود برنامه freeze های بیشتری را ببیند.

همچنین با حذف Memory و جایگزینی آن با SRAM خود FPGA، تعداد رجیستر های مورد نیاز برای سنتز کمتر شده. زیرا قبل آن از رجیستر به عنوان حافظه استفاده میکردیم.

طبق این نتایج trade-off بین هزینه سخت افزاری و زمانی داریم. که با کاهش سخت افزار مورد نیاز، زمان اجرا را بالا بردیم که باعث پایین آمدن کارایی پردازنده میشود. (trade-off همیشگی بین مساحت و سرعت در پردازنده)